+
Действующая цена700 499 руб.
Товаров:
На сумму:

Электронная библиотека диссертаций

Доставка любой диссертации в формате PDF и WORD за 499 руб. на e-mail - 20 мин. 800 000 наименований диссертаций и авторефератов. Все авторефераты диссертаций - БЕСПЛАТНО

Расширенный поиск

Методы и средства программирования софт-архитектур для реконфигурируемых вычислительных систем

  • Автор:

    Коваленко, Василий Борисович

  • Шифр специальности:

    05.13.11

  • Научная степень:

    Кандидатская

  • Год защиты:

    2012

  • Место защиты:

    Таганрог

  • Количество страниц:

    193 с. : ил.

  • Стоимость:

    700 р.

    499 руб.

до окончания действия скидки
00
00
00
00
+
Наш сайт выгодно отличается тем что при покупке, кроме PDF версии Вы в подарок получаете работу преобразованную в WORD - документ и это предоставляет качественно другие возможности при работе с документом
Страницы оглавления работы


ПЕРЕЧЕНЬ СОКРАЩЕНИЙ
РВС - реконфигурируемая вычислительная система ПЛИС - программируемая логическая интегральная схема МВС - многопроцессорная вычислительная система КРП — контроллер распределенной памяти

СОДЕРЖАНИЕ

ВВЕДЕНИЕ
1. АНАЛИЗ МЕТОДОВ И СРЕДСТВ ПРОГРАММИРОВАНИЯ РЕКОНФИГУРИРУЕМЫХ МНОГОПРОЦЕССОРНЫХ СИСТЕМ
1.1. Современное состояние развития реконфигурируемых

многопроцессорных вычислительных систем
1.2. Анализ средств программирования реконфигурируемых
многопроцессорных вычислительных систем
1.3. Принципы программирования реконфигурируемых
вычислительных систем, развиваемые в НИИ МВС ЮФУ
1.4. Принципы описания софт-архитектур
1.5. Выводы
2. ЯЗЫК ОПИСАНИЯ СОФТ-АРХИТЕКТУР
2.1. Строение софт-архитектур
2.1.1. Макрообъекты

2.1.3. Объекты
2.2. Синтаксис языка описания софт-архитектур
2.3. Описание вычислительных возможностей непрограммируемых и операционных объектов
2.3.1. Описание и использование процессорных объектов
2.3.2. Описание систем команд процессорных объектов
2.4. Описание софт-архитектур
2.5. Описание макрообъектов

2.6. Описание узлов
2.7. Описание и использование функциональных устройств
2.8. Описание и использование арифметико-логических устройств
2.9. Описание и использование статических мультиплексоров
2.10. Описание и использование регистров с управлением
2.11. Описание интерфейсных объектов
2.11.1. Память с сокращенным набором команд
2.11.2. Описание и использование преобразователя команд
2.12. Выводы
3. АЛГОРИТМЫ ТРАНСЛЯЦИИ ЗАЕЖ-ОПИСАНИЯ ЭЛЕМЕНТОВ
СОФТ-АРХИТЕКТУР
3.1. Алгоритм трансляции описаний элементов софт-архитектуры
3.2. Промежуточный язык представления софт-архитектур
3.3. Выводы

4. ПРИМЕНЕНИЕ РЕКОНФИГУРИРУЕМЫХ ВЫ ЧИСЛИТЕЛЬНЫХ СИСТЕМ ДЛЯ РЕШЕНИЯ ЗАДАЧ ЦОС НА ОСНОВЕ ПРОГРАММИРОВАНИЯ СОФТ -АРХИТЕКТУР
4.1. Софт-архитектура для решения задач ЦОС
4.2. Реализация алгоритма БПФ на софт-архитектуре ЦОС
4.3. Реализация алгоритмов цифровой фильтрации на софт-архитектуре

4.4. Реализация алгоритма обработки изображений на софт-архитектуре

4.5. Производительность РВС с софт-архитектурой
4.6. Выводы
ЗАКЛЮЧЕНИЕ
СПИСОК ИСПОЛЬЗОВАННЫХ ИСТОЧНИКОВ
ПРИЛОЖЕНИЕ 1. ОПИСАНИЕ СОФТ-АРХИТЕКТУРЫ ЦИФРОВОЙ
ОБРАБОТКИ СИГРАЛОВ СРЕДСТВАМИ ЯЗЫКА SADL
ПРИЛОЖЕНИЕ 2. АКТЫ О ВНЕДРЕНИИ РЕЗУЛЬТАТОВ ДИССЕРТАЦИОННОЙ РАБОТЫ

аппаратной платформе РВС синтезатором Fire!Constructor. В результате отображения информационный граф задачи разбивается на независимые подграфы, каждый из которых реализуется в отдельной микросхеме ПЛИС. Подграфы представляются в виде VHDL-описаний, на основе которых формируются загрузочные файлы для каждой из ПЛИС, участвующих в построении вычислительной структуры.
В свою очередь, потоковый и процедурные компоненты объединяются компилятором COLAMO для создания параллельной структурно-процедурной программы на языке ассемблера ARGUS, которая обеспечивает информационный обмен между контроллерами памяти и вычислительной структурой, синхронизирует работу контроллеров памяти и обеспечивает смену кадров.
На рис. 1.11 представлена схема преобразования компонентов параллельной программы на уровне схемотехнических примитивов.
Рис. 1.11. Схема преобразования компонентов параллельной программы на уровне программирования схемотехнических примитивов
При программировании на уровне элементарных процессоров потоковый, структурный и процедурный компоненты параллельной программы транслируются в программу на языке Argus, состоящую из виртуальных макроопераций. После этого синтезатор Water! Constructor размещает виртуальные макрооперации на вычислительной структуре, и транслятор

Рекомендуемые диссертации данного раздела

Время генерации: 0.130, запросов: 967