+
Действующая цена700 499 руб.
Товаров:
На сумму:

Электронная библиотека диссертаций

Доставка любой диссертации в формате PDF и WORD за 499 руб. на e-mail - 20 мин. 800 000 наименований диссертаций и авторефератов. Все авторефераты диссертаций - БЕСПЛАТНО

Расширенный поиск

Разработка системы ускоренного моделирования на базе специализированного аппаратного ускорителя

  • Автор:

    Кононыхина, Наталья Алексеевна

  • Шифр специальности:

    05.13.12

  • Научная степень:

    Кандидатская

  • Год защиты:

    1999

  • Место защиты:

    Воронеж

  • Количество страниц:

    138 с. : ил.

  • Стоимость:

    700 р.

    499 руб.

до окончания действия скидки
00
00
00
00
+
Наш сайт выгодно отличается тем что при покупке, кроме PDF версии Вы в подарок получаете работу преобразованную в WORD - документ и это предоставляет качественно другие возможности при работе с документом
Страницы оглавления работы


ВВЕДЕНИЕ
1. ОСОБЕННОСТИ МОДЕЛИРОВАНИЯ СХЕМ ПОВЫШЕННОЙ РАЗМЕРНОСТИ
1.1. Анализ методов ускорения моделирования
1.1.1. Формализация понятий
1.1.2. Сравнительный анализ алгоритмов моделирования дискретных цифровых устройств
1.1.3. Метод параллельного моделирования
1.1.4. Краткий обзор суперкомпьютеров
1.1.5. Устройства моделирования
1.2. Принципы построения высокопроизводительных специализированных средств моделирования
1.2.1. Устройство моделирования YSE фирмы IBM
1.2.2. Устройство моделирования LSM фирмы Bell Laboratories
1.2.3. Аппаратный ускоритель TEGAS (Comsat Corporation)
1.2.4. Устройства моделирования фирмы Zycad
1.2.5. Комплекс блочного моделирования HALL фирмы NEC
1.2.6. Аппаратные модели
1.2.7. Комплекс моделирования СМ0513 (ИНЭУМ г. Москва)
1.3. Производительность многопроцессорных систем
1.4. Выводы
2 РАЗРАБОТКА СПЕЦИАЛИЗИРОВАННОГО УСТРОЙСТВА МОДЕЛИРОВАНИЯ
2.1. Формализация требований к архитектуре специализированного устройства моделирования
2.2. Модификация алгоритма событийного моделирования
2.3. Логическое проектирование архитектуры процессоров моделирования
2.3.1. Модели элементов УЛМ
2.3.2. Примитив памяти УЛМ
2.3.3. Задержки примитивов УЛМ
2.3.4. Конвейер моделирования
2.4. Логическое проектирование архитектуры процессора обмена
2.4.1. Команды ПРО
2.4.2. Запоминающие устройства ПРО
2.5. Характеристики УЛМ серии “Электроника МС1800”
2.6. Выводы
3. РАЗРАБОТКА ПРОГРАММНОЙ СРЕДЫ УСТРОЙСТВА
3.1. Анализ комплекса проектирования ИЭТ как основы программной среды СУМ
3.1.1. Особенности построения подсистемы моделирования
3.2. Разработка требований к программной среде устройства моделирования
3.3. Разработка информационного и алгоритмического обеспечения СУМ
3.4. Разработка структуры базы данных СУМ и методов доступа к информации
3.5. Анализ процедуры раскрытия иерархии проекта в БД ПРАЦИС
3.5.1. Разработка способов ускорения доступа в БД СУМ
3.5.2. Разработка структуры данных индексных файлов иерархии
3.6. Разработка алгоритмов преобразования структуры проекта
3.6.1. Алгоритм перевода структуры схемы в базис моделей УЛМ
3.6.2. Алгоритм декомпозиции многовходовых элементов
3.6.3. Алгоритм декомпозиции задержек логических элементов
3.6.4. Алгоритм декомпозиции элемента памяти
3.6.5. Алгоритм раскрытия иерархии описания проекта
3.7. Разработка алгоритма разбиения проекта на подсхемы в многопроцессорной среде
3.8. Оценка проблемы превышения размерностей УЛМ
3 .8.1. Алгоритм модификации исходных тестов проекта
3.8.2. Алгоритм выделения подсхем допустимой размерности
3.9. Выводы
4. КОМПЛЕКС ПРОГРАММ СИСТЕМЫ УСКОРЕННОГО МОДЕЛИРОВАНИЯ И ОСОБЕННОСТИ ЕГО ПРИМЕНЕНИЯ
4.1 Структура пакета программ ПУМА
4.2 Программное обеспечение препроцессорной подготовки проекта
4.3 Программное обеспечение управления моделированием
4.4 Программное обеспечение постпроцессорной обработки результатов моделирования
4.5 Оценка результатов опытной эксплуатации пакета ПУМА
4.6 Методика применения пакета ПУМА
4.6.1 Особенности применения пакета ПУМА в архитектуре клиент-сервер
4.7. Выводы

Заключение
Список литературы

СПИСОК СОКРАЩЕНИЙ
ИЭТ - изделие электронной техники
СУМ - система ускоренного моделирования
УЛМ - устройство логического моделирования
ПЭ - процессорный элемент
ПМ - процессор моделирования
КВ - колесо времени
ПЛМ - процессор логического моделирования
НМЛ - процессор моделирования памяти
ПРО - процессор обмена
КУМ - канал устройства моделирования
ЗУ - запоминающее устройство
ГЛАВА

Характеристики FE:
• объем моделируемой схемы - до 100 тыс. вентилей;
• обработка за один проход - до 16 тыс. неисправностей;
• число неисправностей на один проход - до 500 тыс.;
• ускорение (относительно программного анализа) - до 1000 раз.
Более поздней разработкой стал ускоритель исправного/неисправного моделирования МАСН 1000 [68]. Архитектура'аналогична LE серии - многопроцессорность, (до 8 ПЭ), шинная связь и 4-стадийный конвейер. Максимальная емкость одного ПЭ равна 64000 моделируемых элементов. Пиковая производительность одного ПЭ достигает 500000 событий/сек, производительность 4-процессорной конфигурации равна 1млн. событий/сек. Реализованы примитивы 4 входа/1 выход, модели - таблицы истинности.
1.2.5 Комплекс блочного моделирования HALL фирмы NEC
Аппаратный ускоритель моделирования HAL (фирма NEC, Япония) (Block Level Logic Simulator) имеет многопроцессорную архитектуру (до 31 ПЭ) [80,82,83,86,88].
Метод моделирования. Ускоритель HAL выполняет двоичное моделирование без учета задержек и применяется для моделирования синхронных цифровых схем. Метод моделирования - ранговый, событийный.
Характерные особенности :
• каждый из процессоров выполняется событийное моделирования с элементами ранжирования по уровням;
• элементом моделирования служит "блок", включающий до нескольких сотен вентилей.
Каждый "блок" моделируется как примитивный вентиль по таблицам истинности. Считается, что выделение блоков сокращает число межблочных связей и соответственно число межпроцессорных обменов. Каждый блок имеет до 128 входов и до 128 выходов. Допускается обработка блоков двух типов:
• комбинационных, содержащих до 1000 вентилей каждый;
• блоков памяти, включающих в себя до 512К байт ОЗУ или ПЗУ.
Архитектура устройства. Ускоритель HAL включает в себя логический процессор, процессор моделирования памяти, процессор управления. Процессоры моделирования состоят из двух функциональных блоков: ПЭ межблочного моделирования и ПЭ моделирования поведения блоков. Межпроцессорная связь

Рекомендуемые диссертации данного раздела

Время генерации: 0.131, запросов: 967